Výukové moduly logických obvodů s nízkou napěťovou úrovní

Title Alternative:Education modules with Low-voltage logic gates
dc.contributor.advisorPetržílka, Leoš
dc.contributor.authorRyba, Lukáš
dc.date2015
dc.date.accessioned2016-07-26
dc.date.available2016-07-26
dc.date.defense2015-06-16
dc.date.issued2015
dc.degree.levelbccs
dc.description44 stran, 20 stran příloh :ilustrace +1 CD-ROMcs
dc.description.abstractTato bakalářská práce se zabývá návrhem a realizací modulů s nízkou napěťovou úrovní, které jsou kompatibilní se stavebnicí RC didactic (Domino). Moduly slouží k výuce předmětů, zabývající se především číslicovou elektronikou. Práce je rozdělena do osmi základních kapitol. Druhá kapitola ''Výběr IO pro realizaci modulů'' obsahuje historii logických obvodů, přehled řad vyráběných technologiemi TTL a CMOS včetně komentářů. Kapitola třetí s názvem ''Použité napěťové úrovně v modulech'' popisuje napěťové úrovně využívané v číslicové elektronice a možnosti převodu určitých napěťových úrovní nejen mezi výrobními technologiemi TTL a CMOS, ale i v systémech obsahující jednu technologii. Čtvrtá kapitola ''Software použitý k návrhu modulů'' popisuje program Eagle, ve kterém byly navrženy schémata a
 desky plošných spojů modulů realizovaných v rámci této bakalářské práce a simulátor elektronických obvodů Tina-TI. Kapitola pátá pod názvem ''Přehled a popis výukových modulů'' popisuje schémata zapojení, realizaci a funkci modulů, včetně příkladu možné realizace ve výuce. Šestá kapitola ''Výroba a realizace navržených modulů'' komentuje výrobu modulů, od návrhu v softwaru Eagle přes osazení, pájení až po finální produkt. Kapitola sedmá ''Ověření funkčnosti, měření a vyhodnocení modulů'' obsahuje postup měření modulů s daným zapojením logické funkce včetně grafů a vyhodnocení daného měření. Poslední osmou kapitolu je ''Závěr'', kde jsou zmíněny výsledky této bakalářské práce. V přílohách je umístěn seznam použitých součástek, schémata a návrhy desek
 plošných spojů navržených modulů a možnosti zapojení logických funkcí hlavních součástek.cs
dc.formattext
dc.identifier.signatureV 58/15 Mb
dc.identifier.urihttps://dspace.tul.cz/handle/15240/17089
dc.language.isocs
dc.publisherTechnická Univerzita v Libercics
dc.relation.isreferencedbyhttp://knihovna-opac.tul.cz/diplomovaPrace.php?id_dipl=29170&typ=1
dc.relation.isreferencedbyhttp://knihovna-opac.tul.cz/diplomovaPrace.php?id_dipl=29170&typ=2
dc.relation.isreferencedbyhttp://knihovna-opac.tul.cz/diplomovaPrace.php?id_dipl=29170&typ=3
dc.source.urihttp://knihovna-opac.tul.cz/diplomovaPrace.php?id_dipl=29170
dc.subjectlogic circuitsen
dc.subjecteducational softwareen
dc.subjectlogické obvodycs
dc.subjectvýukový softwarecs
dc.subject.verbisvýukový softwarecs
dc.titleVýukové moduly logických obvodů s nízkou napěťovou úrovnícs
dc.title.alternativeEducation modules with Low-voltage logic gatesen
dc.typeThesis
local.departmentITEcs
local.facultyFakulta mechatroniky a mezioborových inženýrských studiícs
local.identifier.stag29170
local.identifier.verbis485398
local.note.administratorsoprava_B
local.verbis.aktualizace2019-10-05 06:15:15cs
local.verbis.studijniprogramITE Elektrotechnika a informatika/Elektronické informační a řídicí systémycs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
bakalarska_prace_Lukas_Ryba_2015.pdf
Size:
10.1 MB
Format:
Adobe Portable Document Format
Description:
kvalifikační práce
Loading...
Thumbnail Image
Name:
BP_Ryba+Luk%C3%A1%C5%A1_oponent.pdf
Size:
524.17 KB
Format:
Adobe Portable Document Format
Description:
posudek oponenta
Loading...
Thumbnail Image
Name:
BP_Ryba+Luk%C3%A1%C5%A1_vedouc%C3%AD.pdf
Size:
473.95 KB
Format:
Adobe Portable Document Format
Description:
posudek vedoucího
Loading...
Thumbnail Image
Name:
2015_Ryba_obhajoba.pdf
Size:
231.09 KB
Format:
Adobe Portable Document Format
Description:
výsledek obhajoby