Zpracování videosignálu v obvodu FPGA
Title Alternative:Video signal processing on a FPGA circuit
dc.contributor.advisor | Rozkovec, Martin | |
dc.contributor.author | Tůma, Jan | |
dc.date | 2013 | |
dc.date.accessioned | 2015-07-07 | |
dc.date.available | 2015-07-07 | |
dc.date.committed | 2013-01-02 | |
dc.date.defense | 2013-02-04 | |
dc.date.issued | 2013 | |
dc.date.submitted | 2012-10-01 | |
dc.degree.level | mgr | cs |
dc.description | katedra: ITE; přílohy: 1 CD-ROM; rozsah: 52 s. | cs |
dc.description.abstract | First part of the diploma thesis is focused on video signal processing algorithms suitable for implementation based on field-programmable gate array (FPGA) devices. Selected algorithms were programmed using the VHDL language and tested. In the second part of the thesis, these algorithms were implemented using the Digilent Atlys development board equipped with Spartan-6 XC6SLX45 devices. This system can be connected between a video signal source and video rendering device using standard video cables. The following video processing operations can be performed on the input stream of video data: grayscale image, gamma correction, thresholding, negative image, convolution filtering and edge detection. Because of parallel computation implemented in FPGA devices real-time video signal processing has been achieved. | en |
dc.description.abstract | V rámci diplomové práce jsou nejprve s využitím programovacího jazyka VHDL navrženy a odzkoušeny vybrané algoritmy úpravy videosignálů pro aplikaci pomocí hradlových polí FPGA. Pro vlastní realizaci pak bylo využito vývojové desky Digilent Atlys , která je osazena obvodem Spartan-6 XC6SLX45. Celá úloha je řešena jako systém, který je možné připojit mezi zdroj video signálu a zobrazovací zařízení. Tímto zařízením je možně pro zdrojový video signál provést následující úpravy: vytvoření černobílého obrazu, gama korekci, prahování, vytvoření negativu, aplikace konvolučního filtru, detekce hran. Vzhledem k paralelním výpočtům pomocí hradlových polí tak bylo dosaženo zpracování video signálu v reálném čase. | cs |
dc.format | text | |
dc.identifier.uri | https://dspace.tul.cz/handle/15240/12101 | |
dc.language.iso | cs | |
dc.publisher | Technická Univerzita v Liberci | cs |
dc.subject | field-programmable gate array | en |
dc.subject | video signal | en |
dc.subject | color adjustment | en |
dc.subject | convolution filter | en |
dc.subject | vhdl programming language | en |
dc.subject | hradlová pole | cs |
dc.subject | video signál | cs |
dc.subject | úprava barev | cs |
dc.subject | konvoluční filtr | cs |
dc.subject | programovací jazyk vhdl | cs |
dc.subject.verbis | zpracování obrazu | cs |
dc.title | Zpracování videosignálu v obvodu FPGA | cs |
dc.title.alternative | Video signal processing on a FPGA circuit | en |
dc.type | Thesis | |
local.department | ITE | cs |
local.faculty | Fakulta mechatroniky, informatiky a mezioborových studií | cs |
local.identifier.stag | 23269 | |
local.identifier.verbis | 470359 | |
local.note.administrators | oprava_A | |
local.verbis.aktualizace | 2019-10-05 05:43:54 | cs |
local.verbis.studijniprogram | ITE Elektrotechnika a informatika/Informační technologie | cs |
Files
Original bundle
1 - 4 of 4
Loading...
- Name:
- mgr_23269.pdf
- Size:
- 3.51 MB
- Format:
- Adobe Portable Document Format
- Description:
- kvalifikační práce
Loading...
- Name:
- Dipl_23269-PO.pdf
- Size:
- 493.71 KB
- Format:
- Adobe Portable Document Format
- Description:
- posudek oponenta
Loading...
- Name:
- Dipl_23269-PV.pdf
- Size:
- 497.42 KB
- Format:
- Adobe Portable Document Format
- Description:
- posudek vedoucího
Loading...
- Name:
- Dipl_23269-VO.pdf
- Size:
- 349.84 KB
- Format:
- Adobe Portable Document Format
- Description:
- výsledek obhajoby