Zpracování videosignálu v obvodu FPGA

Title Alternative:Video signal processing on a FPGA circuit
dc.contributor.advisorRozkovec, Martin
dc.contributor.authorTůma, Jan
dc.date2013
dc.date.accessioned2015-07-07
dc.date.available2015-07-07
dc.date.committed2013-01-02
dc.date.defense2013-02-04
dc.date.issued2013
dc.date.submitted2012-10-01
dc.degree.levelmgrcs
dc.descriptionkatedra: ITE; přílohy: 1 CD-ROM; rozsah: 52 s.cs
dc.description.abstractFirst part of the diploma thesis is focused on video signal processing algorithms suitable for implementation based on field-programmable gate array (FPGA) devices. Selected algorithms were programmed using the VHDL language and tested. In the second part of the thesis, these algorithms were implemented using the Digilent Atlys development board equipped with Spartan-6 XC6SLX45 devices. This system can be connected between a video signal source and video rendering device using standard video cables. The following video processing operations can be performed on the input stream of video data: grayscale image, gamma correction, thresholding, negative image, convolution filtering and edge detection. Because of parallel computation implemented in FPGA devices real-time video signal processing has been achieved.en
dc.description.abstractV rámci diplomové práce jsou nejprve s využitím programovacího jazyka VHDL navrženy a odzkoušeny vybrané algoritmy úpravy videosignálů pro aplikaci pomocí hradlových polí FPGA. Pro vlastní realizaci pak bylo využito vývojové desky Digilent Atlys , která je osazena obvodem Spartan-6 XC6SLX45. Celá úloha je řešena jako systém, který je možné připojit mezi zdroj video signálu a zobrazovací zařízení. Tímto zařízením je možně pro zdrojový video signál provést následující úpravy: vytvoření černobílého obrazu, gama korekci, prahování, vytvoření negativu, aplikace konvolučního filtru, detekce hran. Vzhledem k paralelním výpočtům pomocí hradlových polí tak bylo dosaženo zpracování video signálu v reálném čase.cs
dc.formattext
dc.identifier.urihttps://dspace.tul.cz/handle/15240/12101
dc.language.isocs
dc.publisherTechnická Univerzita v Libercics
dc.subjectfield-programmable gate arrayen
dc.subjectvideo signalen
dc.subjectcolor adjustmenten
dc.subjectconvolution filteren
dc.subjectvhdl programming languageen
dc.subjecthradlová polecs
dc.subjectvideo signálcs
dc.subjectúprava barevcs
dc.subjectkonvoluční filtrcs
dc.subjectprogramovací jazyk vhdlcs
dc.subject.verbiszpracování obrazucs
dc.titleZpracování videosignálu v obvodu FPGAcs
dc.title.alternativeVideo signal processing on a FPGA circuiten
dc.typeThesis
local.departmentITEcs
local.facultyFakulta mechatroniky, informatiky a mezioborových studiícs
local.identifier.stag23269
local.identifier.verbis470359
local.note.administratorsoprava_A
local.verbis.aktualizace2019-10-05 05:43:54cs
local.verbis.studijniprogramITE Elektrotechnika a informatika/Informační technologiecs
Files
Original bundle
Now showing 1 - 4 of 4
Loading...
Thumbnail Image
Name:
mgr_23269.pdf
Size:
3.51 MB
Format:
Adobe Portable Document Format
Description:
kvalifikační práce
Loading...
Thumbnail Image
Name:
Dipl_23269-PO.pdf
Size:
493.71 KB
Format:
Adobe Portable Document Format
Description:
posudek oponenta
Loading...
Thumbnail Image
Name:
Dipl_23269-PV.pdf
Size:
497.42 KB
Format:
Adobe Portable Document Format
Description:
posudek vedoucího
Loading...
Thumbnail Image
Name:
Dipl_23269-VO.pdf
Size:
349.84 KB
Format:
Adobe Portable Document Format
Description:
výsledek obhajoby